Ändra sökning
RefereraExporteraLänk till posten
Permanent länk

Direktlänk
Referera
Referensformat
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • Annat format
Fler format
Språk
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Annat språk
Fler språk
Utmatningsformat
  • html
  • text
  • asciidoc
  • rtf
Validation of Pipelined Double-precision Floating Point operations in a multi-core environment implemented on FPGA using the ForSyDe/NoC system generator tool suite
KTH, Skolan för informations- och kommunikationsteknik (ICT), Elektroniksystem.
KTH, Skolan för informations- och kommunikationsteknik (ICT), Elektroniksystem.ORCID-id: 0000-0002-8072-1742
KTH, Skolan för informations- och kommunikationsteknik (ICT), Elektroniksystem.
2015 (Engelska)Ingår i: NORCHIP 2014 - 32nd NORCHIP Conference: The Nordic Microelectronics Event, 2015Konferensbidrag, Publicerat paper (Refereegranskat)
Abstract [en]

Testing HW IP Blocks in multi-core environments is difficult. This paper presents a case study where a SINE/COSINE implementation using Pipelined Double-precision operations is implemented in one node, and results are sent through the NoC to a target node for inspection. The purpose of the experiments are two-fold, a) to study how debugging in a multi-core environment can be done and b) to examine why the original SINE/COSINE implementation is generating wrong results. During the experiments, several test-methods are applied to validate the implementations until the Floating Point implementation are generating correct values. After eliminating all faults in the operations, the SINE/COSINE function still generates some residual algorithmic errors, coming from the way the function was implemented. However, the experiments show that these errors can be eliminated with the help of some simple trigonometric rales.

Ort, förlag, år, upplaga, sidor
2015.
Nationell ämneskategori
Elektroteknik och elektronik
Identifikatorer
URN: urn:nbn:se:kth:diva-167373DOI: 10.1109/NORCHIP.2014.7004748ISI: 000380487600051Scopus ID: 2-s2.0-84921449379ISBN: 9781479954421 (tryckt)OAI: oai:DiVA.org:kth-167373DiVA, id: diva2:815747
Konferens
32nd NORCHIP Conference, NORCHIP 2014; Tampere; Finland; 27 October 2014 through 28 October 2014
Anmärkning

QC 20150601

Tillgänglig från: 2015-06-01 Skapad: 2015-05-22 Senast uppdaterad: 2020-02-24Bibliografiskt granskad

Open Access i DiVA

Fulltext saknas i DiVA

Övriga länkar

Förlagets fulltextScopus

Personposter BETA

Öberg, Johnny

Sök vidare i DiVA

Av författaren/redaktören
Ezzeddine, HusseinÖberg, JohnnyRobino, Francesco
Av organisationen
Elektroniksystem
Elektroteknik och elektronik

Sök vidare utanför DiVA

GoogleGoogle Scholar

doi
isbn
urn-nbn

Altmetricpoäng

doi
isbn
urn-nbn
Totalt: 69 träffar
RefereraExporteraLänk till posten
Permanent länk

Direktlänk
Referera
Referensformat
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • Annat format
Fler format
Språk
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Annat språk
Fler språk
Utmatningsformat
  • html
  • text
  • asciidoc
  • rtf