kth.sePublications
Change search
CiteExportLink to record
Permanent link

Direct link
Cite
Citation style
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • Other style
More styles
Language
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Other locale
More languages
Output format
  • html
  • text
  • asciidoc
  • rtf
FPGA Implementation of Universal Access Transceiver (UAT) receiving unit for surveillance of small and general aircraft
KTH, School of Electrical Engineering and Computer Science (EECS).
2022 (English)Independent thesis Advanced level (degree of Master of Fine Arts (Two Years)), 20 credits / 30 HE creditsStudent thesisAlternative title
FPGA-implementering av Universal Access Transceiver (UAT) mottagarenhet för övervakning av små och allmänna flygplan (Swedish)
Abstract [en]

The Universal Access Transceiver (UAT) is one of the two datalinks available in Automatic Dependent Surveillance Broadcast (ADS-B) system to facilitate air traffic control and flight tracking of small and general-purpose aircraft. By allowing aircraft to be tracked passively through a radio broadcast of the aircraft position and flight information, flight safety can be ensured and air traffic order is maintained. With the ADS-B initiative, surveillance is encouraged to cover not only residential areas but also remote regions where the infrastructure of a radar station is less likely to be available. Hence a passive, low-power, compact and portable device that receives the radio signal and shares the extracted flight information to control center is welcomed so that air traffic control and surveillance to nearby aircraft can be made possible without massive infrastructure cost. The aim of this thesis project is to develop a compact and portable solution of ADS-B UAT receiver using FPGA to demodulate the received UAT signal and extract valid UAT messages from it, as an extensional function to Skysense’s former product of ADS-B 1090ES receiver. The work presented herein mainly focuses on the development of FPGA functions of the receiver which comprises demodulating the digitized UAT signal and extract UAT payload message from the samples. This work demonstrates the design process and implementation of a 978 MHz UAT receiver using Altera Cyclone IV FPGA. The final demonstrated design is capable of demodulating sampled UAT signal and transfer the demodulated raw data bits to a processing unit through UART interface. Simulation result and synthesis report together with analysis are presented.

Abstract [sv]

Universal Access Transceiver (UAT) är en av de två datalänkar som finns tillgängliga i Automatic Dependent Surveillance-Broadcast (ADS-B)-systemet för att underlätta flygkontroll och spårning av små och allmännyttiga flygplan. Genom att tillåta att flygplan spåras passivt genom en radiosändning av flygplanets position och flyginformation kan flygsäkerheten garanteras och flygordningen upprätthållas. Med ADS-B-initiativet uppmuntras övervakningen att inte bara omfatta bostadsområden utan även avlägsna regioner där det är mindre sannolikt att en radarstations infrastruktur är tillgänglig. Därför välkomnas en passiv, energisnål, kompakt och bärbar enhet som tar emot radiosignalen och delar den extraherade flyginformationen till kontrollcentralen så att flygkontroll och övervakning till närbelägna flygplan kan göras möjlig utan enorma infrastrukturkostnader. Syftet med detta avhandlingsprojekt är att utveckla en kompakt och bärbar lösning med ADS-B UAT-mottagare med FPGA som tilläggsfunktion till produkten ADS-B 1090ES-mottagare från företaget Skysense AB. Det arbete som presenteras här fokuserar främst på utvecklingen av FPGA-funktioner hos mottagaren, vilka består av att demodulera den digitaliserade UAT-signalen och extrahera UAT-meddelandet om nyttolast från proverna. Detta arbete visar designprocessen för och genomförandet av en 978 MHz UAT-mottagare med Altera Cyclone IV FPGA. Den slutgiltiga demonstrerade konstruktionen kan demodulera en samplad UAT-signal och överföra de demodulerade rådatabitarna till en behandlingsenhet genom UART-gränssnittet. Simuleringsresultat och sammanfattande rapport presenteras tillsammans.

Place, publisher, year, edition, pages
2022. , p. 82
Series
TRITA-EECS-EX ; 2022:646
Keywords [en]
FPGA, ADS-B, UAT, Signal Processing, Wireless Communication, Digital Demodulation
Keywords [sv]
FPGA, ADS-B, UAT, signalbehandling, trådlös kommunikation, digital demodulering
National Category
Electrical Engineering, Electronic Engineering, Information Engineering
Identifiers
URN: urn:nbn:se:kth:diva-321216OAI: oai:DiVA.org:kth-321216DiVA, id: diva2:1709483
Subject / course
Embedded System Design
Educational program
Master of Science - Embedded Systems
Supervisors
Examiners
Available from: 2022-11-14 Created: 2022-11-08 Last updated: 2022-11-14Bibliographically approved

Open Access in DiVA

fulltext(1538 kB)1053 downloads
File information
File name FULLTEXT01.pdfFile size 1538 kBChecksum SHA-512
7c9f22523385b3980e5ee1f3fa232008bb0753c5ee5b7e8b6448ee9d4320a4c7c41e0f3380c963032569bf103010fb6d933ea3b623be75d52e8baf58eb5a3a32
Type fulltextMimetype application/pdf

By organisation
School of Electrical Engineering and Computer Science (EECS)
Electrical Engineering, Electronic Engineering, Information Engineering

Search outside of DiVA

GoogleGoogle Scholar
Total: 1053 downloads
The number of downloads is the sum of all downloads of full texts. It may include eg previous versions that are now no longer available

urn-nbn

Altmetric score

urn-nbn
Total: 475 hits
CiteExportLink to record
Permanent link

Direct link
Cite
Citation style
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • Other style
More styles
Language
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Other locale
More languages
Output format
  • html
  • text
  • asciidoc
  • rtf